Piirisuunnittelu

Rakennetyyppi: Opintojakso
Koodi: KL04BT42020
Taso: AMK
Laajuus: 3.0 op
Vastuuopettaja: Stenberg, Seppo
Opetuskieli: Suomi

Opinnon toteutukset, suunniteltu opiskeluvuosi ja lukukausi

Opetussuunnitelma  Lukukausi  Laajuus  Kauden alkupvm.  Kauden loppupvm.
TITE-2013   3-S   3.0   2015-08-01   2015-12-31  
TITE-2014   3-S   3.0   2016-08-01   2016-12-31  
TITE-2015   3-S   3.0   2017-08-01   2017-12-31  

Osaamistavoitteet

Opintojakson suoritettuaan opiskelija osaa nimetä ohjelmoitavien piirien käyttö- ja jaotteluperusteet. Opiskelija osaa suunnitella ja toteuttaa ohjelmoitavaan piiriin sovellustoiminnon VHDL- tai Verilog-kielellä. Lisäksi opiskelija osaa selittää puolijohteiden valmistusprosessin eri vaiheet.

Opiskelijan työmäärä

Työmäärä yhteensä: 80 h
- mistä työjärjestyksessä olevaa opiskelua: 40 h
- mistä itsenäistä opiskelua: 40 h

Edeltävät opinnot / Suositellut valinnaiset opinnot

Edeltäviä opintoja ei tarvita.

Sisältö

Puolijohteiden valmistusprosessi: piikiekosta IC-piiriksi, prosessorin rakenne, ohjelmoitavat logiikkapiirit, FPGA ja ASIC-piirien ominaisuudet ja suunnittelutyökalut sekä MEMS -piirit. Kovonkuvauskielen perusteet; VHDL tai Verilog. Kehitysympäristö ja tarvittavat ohjelmointityökalut.

Opiskelumateriaali

Verkkomateriaali, datakirjat ja oma tiedonhaku

Opetusmuoto / Opetusmenetelmät

Luennot ja harjoitukset

Arviointikriteerit

Kiitettävä 5
Opiskelija osaa tehdä harjoitustyöt hyvin. Opiskelija osaa asiat kiitettäväst.
Hyvä 4-3
Opiskelija osaa tehdä harjoitustyöt. Opiskelija osaa asiat hyvin.
Tyydyttävä 2-1
Opiskelija läpäisee harjoitustyöt kohtuullisesti. Opiskelija osaa asiat tyydyttävästi

Arviointimenetelmät

Tentti ja hyväksytty harjoitustyö

Takaisin